(相关资料图)
悬空的未使用引脚会产生额外的功耗,并使系统更容易受到噪声问题的影响。使用下面详述的方法之一对未使用的引脚进行端接:
将引脚保留为输入并使用外部电阻将它们端接的一种变化方式是使用MCU多个端口上的内部上拉电阻。这与将引脚设置为输出有相同的限制(需要程序来设置端口),但是由于器件不会驱动引脚,因此确实可以减少因引脚意外接地、短接到相邻引脚或Vcc而产生的影响。
每个RA6 MCU系列都有多种封装尺寸,总引脚数也各有不同。对于小于该MCU系列最大封装尺寸(通常为176引脚)的任何封装,需将PDR寄存器中不存在的端口的对应位置“1”(输出),并将PODR寄存器中不存在的端口的对应位置“0”。通过查看《硬件用户手册》中“I/O端口”部分的“I/O端口规范”表,用户可以查看每个MCU封装上可用的端口。例如,端口1上的引脚0和1仅在176引脚封装中可用。请注意,不需要对不存在的引脚进行额外处理。
常规GPIO端口通常需要CMOS电平输入(高电平≥0.8*Vcc,低电平≤0.2*Vcc)。某些GPIO端口具有施密特触发输入,在输入要求方面略有不同。有关更多信息,请参见《硬件用户手册》中的“电气特性”部分。
为了尽可能提高电源效率,RA6系列MCU允许通过对模块停止控制寄存器(MSTPCRi,i = A、B、C、D、E)执行写入操作来分别停止片上外设。模块停止后,将无法访问模块寄存器。
复位后,除DMAC、DTC和SRAM外,大多数模块都处于模块停止状态。有关详细信息,请参见《硬件用户手册》。
在访问外设的任何寄存器之前,必须通过向MSTPCRi寄存器中的相应位写入“0”以使其退出停止模式来使能寄存器。
可以通过向MSTPCRi寄存器中的相应位写入“1”来停止外设。
Renesas FSP中的HAL驱动程序会自动处理模块的启动/停止功能。